Zur Seitennavigation oder mit Tastenkombination für den accesskey-Taste und Taste 1 
Zum Seiteninhalt oder mit Tastenkombination für den accesskey und Taste 2 
Startseite    Anmelden    Semester: WiSe 2020/21      Switch to english language    Hilfe    Sitemap
Logout in [min] [minutetext]

 
weitere Informationen zu Vorlesungsverzeichnis  Vorlesungsverzeichnis    
 
weitere Informationen zu Informatik  Informatik    
 
weitere Informationen zu Master (Beginn vor WS 2008/09)  Master (Beginn vor WS 2008/09)    
 
weitere Informationen zu Rechnerstrukturen und Eingebettete Systeme (RSES)  Rechnerstrukturen und Eingebettete Systeme (RSES)    
 
weitere Informationen zu Rechnersystembusse (Modulnr.: ET-IDA-09)  Rechnersystembusse (Modulnr.: ET-IDA-09)    
Leistungspunkte:

4

Workload:

120 h

SWS:

3

Anzahl Semester:

1

Qualifikationsziele:

Nach Abschluss des Moduls sind die Studierenden mit vertieftem Überblick über On-Chip-, Inter-Modul- und Peripherie-Kommunikationssysteme und deren Optimierung in der Systemauslegung ausgestattet. Die Studierenden können ein Kommunikationssystem für eingebettete Systeme entwerfen und optimieren.

Inhalte:

 einfache Mikroprozessorbusse  PC Systembusse (PCI, PCI-X,...)  I/O und Peripheriebusse (Firewire, USB,...)  Systembusse für System-on-a-Chip (Wishbone, AMBA,...)  Praktische Anwendungen von Systembussen  Alternativen zu synchronen Bussen (Network on Chip, etc.)

Lernformen:

...

Prüfungsmodalitäten:

mündliche Prüfung 30 Minuten

Literatur:

Klaus Dembowski: Computerschnittstellen und Bussysteme, Hüthig, 2001, ISBN-10:3778527827 De Micheli, Benini (Hrsg): Networks on Chips, Technology and Tools, Morgan Kaufman, 2006, ISBN-10: 0123705215

Modulverantwortlicher:

Michalik, Harald, Prof.Dr.-Ing.

 

   

Lehrveranstaltungen

Rechnersystembusse    Keine Belegung möglich

SoSe 2019    2416104     Vorlesung    2.0 SWS    http://www.ida.ing.tu-bs.de/lehre/veranstaltungen/ag_michalik/rechnersystembusse/ Institut / Seminar Institut für Datentechnik und Kommunikationsnetze Teilnehmer/-in:   35 erwartet    35 maximal    Zugeordnete Lehrperson :   Prof.Dr.-Ing. Michalik

Termin

Tag Zeit Rhythmus Dauer fällt aus am Lehrperson Raum Bemerkung Zug
Montag 16:45 bis
18:15
woch 08.04.2019 bis 15.07.2019  08.04.2019 bis
15.07.2019
Michalik 3401 / 3401.11.111 Maximal
35 Teilnehmer/-in
 

Rechnersystembusse    Keine Belegung möglich

SoSe 2019    2416105     Übung    1.0 SWS    http://www.ida.ing.tu-bs.de/lehre/veranstaltungen/ag_michalik/rechnersystembusse/ Institut / Seminar Institut für Datentechnik und Kommunikationsnetze Teilnehmer/-in:   35 erwartet    35 maximal    Zugeordnete Lehrperson :   Prof.Dr.-Ing. Michalik
--- Keine Veranstaltungstermine bekannt ---
Server: LSF18 Impressum & Datenschutz      Druckversion der Seite     Druckversion